功率Power嵌入式乘法器 (PDF)記憶體區塊 (PDF)時脈網路與 PLL (PDF)設定與遠端系統升級 (PDF)SEU 緩解 (PDF) | 收發器外部記憶體介面I/O 功能特色 (PDF)I/O features (PDF) |
完整的設計資源
針對順暢且成功的設計流程,可將您的想法快速轉化為收益,Intel 提供了一個完整的 Cyclone® IV FPGA 設計環境,包括:
Cyclone® IV GX FPGA:收發器概覽
Cyclone® IV FPGA 系列提供市場上最低成本、最低功率的 FPGA,現在更具備收發器,進而擴展了 Intel® Cyclone® FPGA 系列的領導地位。
並非所有低成本收發器都是一樣的品質。Cyclone® IV GX FPGA 為專門設計的產品,可在單一四邊形中執行多種通訊協定,且允許獨立接收和發射頻率。這種靈活性有助於您完整利用所有可用的收發器資源,且可在較小型的低成本裝置中沿用設計。關鍵收發器功能特色:
- 最多八個具有時脈資料回復(CDR)功能的收發器,支援從 600 Mbps 到 3.125 Gbps 的資料傳輸率。 靈活且易於配置的收發器資料路徑,以執行業界標準與專屬通訊協定。可程式化的預強調設定和可調整的差分輸出電壓(VOD),可提升訊號完整性。使用者控制的收發器等化,以補償實體媒體中與頻率相關的損失。收發器的動態重新設定以支援同一通道上的多種通訊協定和資料傳輸率,而無需重新編程 FPGA。支援通訊協定功能,如 PCI Express*、DisplayPort、 V-by-One 和 SATA 配置中的展頻時脈。符合 PCI Express*、XAUI 和 Gbps 乙太網路實體介面的專用電路。PIPE 介面會直接連接至內嵌的 PCI Express* Gen1(2.5 Gbps)硬智慧財產(IP),以支援符合 x1、x2 或 x4 端點或根連接埠應用的 PCI-SIG 標準*。每個發射器上的兩個鎖相迴路(PLL)輸入;EP4CGX50 裝置和大型裝置也具備獨立的時脈分配器,可讓每個通道有不同的時脈速率。內建位元組排序,以便影格或封包始終在已知位元組通道中開始。8B/10B 編碼器和解碼器,可執行 8 位元至 10 位元的編碼及 10 位元至 8 位元的解碼。發射器和接收器 PLL 充電泵和電壓控制振盪器(VCO)的晶載電源調節器,具備優異的抗噪能力。晶載電源解耦以滿足暫態電流在較高頻率的要求,減少對板載解耦電容器的需求。各種診斷功能,如序列回送、平行回送、反序列回送,以及符合 PCI-SIG* 標準的 PCI Express* 硬 IP 區塊的回送主從能力等。下表為 Cyclone® IV GX FPGA 收發器的方塊圖,包括實體媒體附接(PMA)和實體編碼子層(PCS)。根據您的要求,可以繞過 PCS 中的區塊。
Cyclone® IV GX 收發器、PMA 與 PCS 方塊圖
其他資源
進一步探索 Intel® FPGA 裝置的相關內容,例如開發板、智慧財產、支援,還有更多。