Stratix® V GX 收發器訊號完整性(SI)開發套件為電氣符合測試和互通性分析提供平台。可存取多通道之特性,可於透過 SMA 和熱門背板連接器取得收發器通道的系統中執行時,進行真實世界分析。您可以使用此開發套件執行下列任務:

  • 評估收發器連結從 600 Mbps 到 12.5 Gbps 的效能
  • 透過容易使用的 GUI(不需要 Intel® Quartus® Prime 軟體)產生並檢核擬隨機二進序列(PRBS)模式
  • 存取先進均等化,以微調最佳位元錯誤率(BER)之連結設定
  • 執行跳動分析
  • 驗證符合 10GbE、10GBASE-KR、PCI Express*(PCIe)(Gen1、Gen2、和 Gen3)、序列 RapidIO*、Gigabit 乙太網路、10-Gigabit 乙太網路 XAUI、Common Electrical I/O (CEI) 6G、CEI-11G、高解析度串行數位介面(HD-SDI)、Interlaken、以及其它主要標準的實體媒體附帶(PMA)
  • 使用內建高速背板連接器,評估自訂背板效能並評估連結 BER

請注意:

購買者相當於產品開發商,軟體開發商或系統整合商,並承認此產品為未獲 FCC 授權之評估套件,僅供評估和軟體開發之用,且不可進行再銷售。

開發套件內容

Stratix® V GX 版收發器 SI 開發套件具有下列功能:

  • Stratix® V GX 開發板
  • 包含裝置
  • 5SGXEA7N2F40C2N
  • 配置狀態和設定元件
  • JTAG
  • 板載 Intel® FPGA 下載覽線
  • 透過 MAX® II 裝置和快閃記憶體進行快速被動並列(FPP)配置
  • 兩個配置檔案儲存裝置
  • 溫度測量電路(晶片核心溫度和周圍溫度)
  • 時脈
  • 50 MHz、125 MHz 可程式化振盪器(預設值:624 MHz、 644.5 MHz、706.25 MHz 和 875 MHz)
  • 提供外部差分時脈給收發器參考時鐘的 SMA 連接器
  • 提供外部差分時脈給 FPGA 結構的 SMA 連接器
  • 從 FPGA 的鎖相迴路(PLL)輸出引腳輸出差分時脈的 SMA 連接器
  • 一般使用者輸入/輸出
  • 具有 RJ-45(銅)連接器的 10-/100-/1000-Mbps 乙太網路 PHY(RGMII)
  • 16x2 字元 LCD
  • 1 個具有 8 位置的 DIP 開關
  • 8 個使用者 LED
  • 4 個使用者按鈕
  • 記憶體裝置
  • 128-megabyte(MB)同步快閃記憶體(主要儲存 FPGA 配置)
  • 高速串列介面
  • 7 個連接到 SMA 連接器的全雙工收發器通道
  • 在微帶線傳輸訊號的短路徑
  • 6 個帶狀傳輸線通道,所有路徑長度在所有通道間均可匹配
  • 21 個傳送訊號到背板連接器的全雙工收發器通道
  • 7 個連接到 Molex* Impact* 連接器的通道
  • 7 個連接到 Amphenol* XCedee* 的通道
  • 7 個連接到 Tyco Strada* Whisper* 的通道(未能接連接器)
  • 功率
  • 筆記型電腦 DC 輸入
  • 電壓邊界
  • Stratix® V GX 收發器 SI 開發套件軟體內容
  • Intel 的完整設計套件(從 FPGA 下載中心下載)
  • Intel® Quartus® Prime 軟體包括 Stratix® V FPGA 的支援
  • 包含 1 年期授權
  • Nios® II 嵌入式設計套件
  • Intel® FPGA 智慧財產(IP)資料庫,包括 PCIe、三速乙太網路、串列數位介面(SDI)、以及 DDR3 SDRA 高效能控制器 Intel® FPGA IP 核
  • 透過 Intel® FPGA IP 評估模式,可進行 IP 評估
  • 板件更新入口網站
  • 包含 Nios® II 網路伺服器和遙控系統更新
  • GUI 型板測試系統
  • 透過 JTAG 連接到電腦
  • 使用者可控制的 PMA 設定(預強調、均等化等)
  • 狀態標示(錯誤,BER 等)
  • 完整說明書
  • 使用者指南
  • 參考手冊
  • 板件配置圖和布局設計檔案