Intel® Precision Time Protocol Servo (Intel® PTP Servo) FPGA IP
Intel® PTP Servo 採用封包的硬體時間戳記,精確度可達到次微秒等級,為時間必須同步的不同電子系統協調動作,滿足不同應用的同步需求。
Intel® Precision Time Protocol Servo (Intel® PTP Servo) FPGA IP
Intel PTP Servo IP 解決網路應用時間同步需求的方法如下:
- 利用參考 (PTP grandmaster) 時間來源控制系統時鐘實現同步。
- 部署精密的回饋機制以調整系統時鐘頻率與相位,儘量減少本機時鐘與參考 (PTP grandmaster) 時間來源之間的偏差。
- 相較於開放原始碼 Servo,提供優異的 partial timing support (PTS) 網路效能。
- 支援 FTS 與 PTS 網路(例如 5G O-RAN 網路)。
- 提供不受 DCS/PLL 限制的開放原始碼解決方案。
- 在採用 HPS 的 Intel FPGA,維持與可攜式計時解決方案的相容性。
- 精確時鐘同步
- 監測與診斷
- 進階計量指標
- 可配合應用需求配置
- 可搭配 ptp4l 開放原始碼 IEEE 1588 Stack
- 封包延遲變動(PDV)過濾
- 符合 ITU 針對不支援 PTS、FTS 與 PTP 網路的建議
- 飛機導航系統
- 廣播與多媒體
- 金融交易
- 工業應用
- 醫療應用
- 軍事通訊
- 智慧電網與能源管理
- 電信網路
- 5G O-RAN
- 被動式光纖網路(PON)
Intel PTP Servo FPGA IP 示範
觀看 PTP Servo IP 如何運作及其即時效能。
(這段影片無音訊)
其他資源
尋找 IP
尋找符合您需求的 Altera® FPGA 智慧財產權核心。
技術支援
如需此 IP 核心的技術支持,請訪問 支持資源 或 Intel® 高級支援。您也可以在 「知識中心 與 社群」中搜尋此功能的相關主題。
IP 評估與購買
Altera® FPGA 智慧財產核心的評估模式與購買資訊。
IP 基礎工具組
免費的 Altera® FPGA IP 核心授權,以及 Quartus® Prime Standard 或 Pro Edition 軟體的有效授權。
設計範例
下載 Altera® FPGA 裝置的設計範例與參考設計。
聯絡業務人員
為了滿足您 Altera® FPGA 產品設計與加速的需求,請與銷售人員聯絡。