序列 Lite III 串流 Intel® FPGA IP
Serial Lite III 串流 Intel® FPGA 智慧財產(IP)核心提供簡單的連線能力,可在各種傳輸媒介上實現快速點對點資料傳輸,包括印刷電路板(PCB)、背板、銅製電纜線和光纖等。
閱讀 Serial Lite III 串流 Intel® FPGA IP 使用者指南 ›
閱讀 Serial Lite III Streaming Intel® Stratix® 10 FPGA IP 設計範例使用者指南 ›
閱讀 Serial Lite III Streaming Intel® Arria® 10 FPGA IP 設計範例使用者指南 ›
序列 Lite III 串流 Intel® FPGA IP
Serial Lite III 是一種簡單、低延遲、可擴充的通訊協定,適用於高頻寬序列資料傳輸應用。
Serial Lite III 串流 Intel® FPGA IP 核心包括 Intel 技術領先的收發器:
- 實體媒體附接(PMA)
- 實體編碼次層(PCS)
- 媒體存取控制(MAC)層
PCS 與 PMA 層在 Intel Stratix® 10、Intel Arria® 10、Stratix® V 及 Arria® V FPGA 中經過強化,以節省客戶寶貴的 FPGA 邏輯資源。
功能特色
經過強化的 PCS/PMA 功能可讓所有類型的設計時序更輕鬆收斂。Serial Lite III 通訊協定的設計可提供必要的可靠性、低延遲、負荷及可擴充性,以確保有效率的資料傳輸,並保持當今和新一代系統所需的低位元錯誤率。
- 資料傳輸率選擇最高 28 Gbps
- 多通道設定最多 24 條通道
- 資料串流作業:連續或突發
- 單工與全雙工作業
- 靈活的使用者時脈模式
- 強化的資源使用率優勢
- 低延遲資料傳輸(< 150 ns:TX + RX)
- 最低傳輸負荷
- 64B/67B 編碼/解碼方案
- M20K 上選用的錯誤修正碼(ECC)支援(SEU 緩解)
- 選用的錯誤注入或偵測與健康監測
- 完全整合的 IP(MAC、PCS 與 PMA 層)
- 可調整的預強調和均等化設定
- 同時支援交流與直流耦合
Intel Quartus Prime 軟體中的按鈕硬體設計範例
相關連結
文件
- 適用於 Intel Arria® 10 與 V 系列 Intel® FPGA 的 Serial Lite III Streaming Intel® FPGA IP 功能時脈指南 ›
(如需存取本文件,請聯絡您的 Intel® FPGA 銷售代表)
- 適用於 Intel Arria® 10 和 V 系列 Intel® FPGA 的 Serial Lite III 串流 Intel® FPGA IP 功能資料效率計算器 ›
(如需存取本文件,請聯絡您的 Intel® FPGA 銷售代表)
其他資源
尋找 IP
尋找符合您需求的 Altera® FPGA 智慧財產權核心。
技術支援
如需此 IP 核心的技術支持,請訪問 支持資源 或 Intel® 高級支援。您也可以在 「知識中心 與 社群」中搜尋此功能的相關主題。
IP 評估與購買
Altera® FPGA 智慧財產核心的評估模式與購買資訊。
IP 基礎工具組
免費的 Altera® FPGA IP 核心授權,以及 Quartus® Prime Standard 或 Pro Edition 軟體的有效授權。
設計範例
下載 Altera® FPGA 裝置的設計範例與參考設計。
聯絡業務人員
為了滿足您 Altera® FPGA 產品設計與加速的需求,請與銷售人員聯絡。