Stratix® V FPGA

Intel 的 28 奈米 Stratix® V FPGA 為各種高階應用提供高頻寬、高層級的系統整合度,以及極致的靈活性。

亦請參閱:Stratix® V FPGA 設計軟體Design Store下載項目社群支援

Stratix® V FPGA

架構

功能特色概覽

功能特色 Stratix® V E FPGA Stratix® V GS FPGA Stratix® V GX FPGA
高效能適應性邏輯模組(ALM) 359,200 262,400 359,200
可變式精確度 DSP 區塊(18x18) 704 3,926 798
M20K 記憶體區塊 2,640 2,567 2,660
外部記憶體介面 x x x
部分重新配置 x x x
分數型鎖相迴路(PLL) x x x
設計安全性 x x x
單事件翻轉(SEU)緩解 x x x
PCI Express* Gen3、Gen2、Gen1 硬式 IP 區塊 最高可達 2 個 高達 4 個
嵌入式硬 IP 區塊 x x
收發器 (資料傳輸率 / 收發器通道數) 14.1 Gbps / 48 14.1 Gbps / 66

Stratix® V FPGA 系列包括下列裝置類型:

  • 具備收發器的 Stratix® V GX FPGA:整合最多 66 個全雙工的 14.1 Gbps 收發器,以及最多 6 個支援 933 MHz 的 x72 位元 DIMM DDR3 記憶體介面。
  • 具備更高數位訊號處理(DSP)能力和收發器的 Stratix® V GS FPGA:整合最多 3,926 個 18 x 18 高效能的可變式精確度倍增器、48 個全雙工的 14.1 Gbps 收發器,以及最多 6 個支援 933 MHz 的 x72 位元 DIMM DDR3 記憶體介面。
  • Stratix® V E FPGA:最多 950K 邏輯元件(LE)、52 百萬位元(Mb)RAM、704 個 18 x 18 高效能的可變式精確度倍增器,以及 840 個 I/O。