Intel® FPGA IP 認證
Intel 承諾提供能與 Intel® FPGA 工具或介面規格無縫協作的智慧財產 (IP) 核心,讓使用者能更輕鬆快速地完成設計。Intel 可能會向 IP 核心發放下列一個或多個認證。
符合平台設計師
若一智慧財產 (IP) 核心能夠與 Quartus® II 或 Intel® Quartus Prime 設計軟體內附的「平台設計師」無縫整合,即可獲得符合平台設計師認證。符合平台設計師的核心,能夠支援業界標準的互連介面,包括 Avalon® Memory-Mapped (Avalon-MM)、Avalon Streaming (Avalon-ST)、ARM* AXI3*、AXI4*、AXI4-lite*、AXI4 Stream*、APB* 及 AHB*。
市售彈性
前往網路 IP 目錄了解符合平台設計師 IP 核心的最新名單。
符合平台設計師的 IP 核心可交付成果
該 IP 核心必須符合下列需求,以獲得符合平台設計師的認證:
- 透過上列其中一個業界標準的互連式介面,介面連接至系統互連架構
- 使用 hw.tcl 整合平台設計師隨插即用
Intel FPGA 設計解決方案網路成員若達成上述需求,即可獲得符合平台設計師的 IP 核心認證。
驗證摘要
符合平台設計師 IP 核心已利用每個 Avalon-ST 或 Avalon-MM 介面驗證完畢,且沒有違反任何協定。
硬體設計範例
IP 核心還包含一個使用平台設計師製作的設計範例,以說明 IP 核心與平台設計師正確互動的情形。
DSP Builder 就緒
IP 核心若成功使用 Intel FPGAs 軟體專用 DSP Builder 整合了隨插即用,即可獲得 Intel 頒發的 DSP Builder 就緒 IP 認證。Intel FPGA 專用 DSP Builder 能夠透過協助您在一個友善演算法的開發環境中,製作一個 DSP 設計的硬體代表,並藉此簡化數位訊號處理 (DSP) 設計週期。您可以使用適用於 Intel® FPGA 的 DSP Builder 或 Intel FPGA IP 模塊,來將現有的 MATLAB/Simulink 結合,以驗證系統層級的規格,並產生硬體實用。安裝 DSP Builder 就緒 IP 後,適用於 Intel® FPGA 的 DSP Builder 模塊組下方中,Simulink 資料庫瀏覽器內會出現一個符號。
I-Tested
在愈趨競爭的市場中,硬體設計師必須投入精力與時間,研發可以改善產品並製造差異化的設計,而非採用業標準協定或介面的設計。因此,落入式智慧財產 (IP) 核心成為滿足標準協定與介面邏輯需求的熱門方式。為確保 IP 核心達到複雜協定的功能需求,或是介面的關鍵 I/O 定時需求,必須要進行硬體驗證。
若 Intel FPGA IP 或 Intel FPGA 設計解決方案網路成員的 IP 核心,在一 Intel FPGA 的評估板中(搭載 ASSP、硬體元件,或根據所需協定測試互通性所需之設備)獲得認證,即可獲得互通性(又名 I-Tested)認證。
市售彈性
前往線上 IP 目錄,了解最新 I-Tested IP 核心清單。
I-Tested 核心可交付成果
Intel 會要求該 IP 擁有下列可交付成果,以取得 I-Tested 認證:
- 成功在 Intel FPGA 評估板上完成互通性測試
- 主機板必須擁有其他業界標準元件和/或外接介面(例如連接至標準硬體測試設備),以驗證 IP 核心管理的協定。該核心至少必須通過典型配置和參數測試,以及典型效能目標測試。
- 硬體平台敘述
- 核心文件必須附有使用的硬體平台敘述,包括所使用的元件類型。
- 互通性測試程序紀錄
- 核心文件必須包含所執行測試的敘述。另外可視情況附上測試結果詳細資料。
其他資源
尋找 IP
尋找符合您需求的 Intel® FPGA 智慧財產權核心。
技術支援
如需此 IP 核心技術支援,請造訪支援資源或 Intel® 高級支援。您也可以在知識中心與社群搜尋此功能的相關主題。
IP 評估與購買
Intel® FPGA 智慧財產核心的評估模式與購買資訊。
使用 Intel® FPGA IP 從事設計
進一步瞭解使用 Intel® FPGA IP 從事設計,這是專為 Intel® FPGA 最佳化的大量現成核心。
IP 基礎工具組
免費的 Intel® FPGA IP 核心授權,以及 Intel® Quartus® Prime Standard 或 Pro Edition 軟體的有效授權。
設計範例
下載 Intel® FPGA 裝置的設計範例與參考設計。
聯絡業務人員
為了滿足您 Intel® FPGA 產品設計與加速的需求,請與銷售人員聯絡。