關鍵元件

產品集合
MAX® II CPLD
狀態
Launched
推出日期
Q1'14
光刻
180 nm

相關資源

同等的巨晶元
440
針腳到針腳延遲
9 ns
使用者快閃記憶體
8 Kb

功能

邊界掃描 JTAG
JTAG ISP
快速輸入暫存器
可程式化暫存器開機
JTAG 轉換器
即時 ISP
多伏特 I/Os†
1.5, 1.8, 2.5, 3.3
I/O 行動電源
2
輸出啟用上限
160
LVTTL/LVCMOS
斯密特觸發器
可程式化的迴轉率
可程式化的拉升電阻器
可程式化的 GND 針腳
漏極開路輸出
匯流排保持功能

封裝規格

封裝選項
M100, F100, M256, T100, F256, T144
封裝大小
6mmx6mm,11mmx11mm,11mmx11mm,16mmx16mm,17mmx17mm,22mmx22mm

補充資訊

額外資訊 URL