關鍵元件

產品集合
狀態
Launched
推出日期
2013
光刻
28 nm

相關資源

邏輯元素 (LE)
462000
適應性邏輯模組 (ALM)
174340
適應性邏輯模組 (ALM) 暫存器
697360
結構和 I/O 相鎖環路 (PLL)
14
最大嵌入式記憶體
25.478 Mb
數位訊號處理 (DSP) 區塊
1090
數位訊號處理 (DSP) 格式
Variable Precision
硬處理器系統 (HPS)
Dual-core Arm* Cortex*-A9
硬記憶體控制器
外部記憶體介面(EMIF)
DDR II+, DDR2, DDR3, LPDDR, LPDDR2, QDR II, QDR II+, RLDRAM II, RLDRAM 3

I/O 規格

使用者 I/O 數量上限
540
I/O 標準支援
3.0 V to 3.3 V LVTTL, 1.2 V to 3.3 V LVCMOS, PCI, PCI-X, SSTL, HSTL, HSUL, Differential SSTL, Differential HSTL, Differential HSUL, LVDS, Mini-LVDS, RSDS, LVPECL
最大 LVDS 對
256
不歸零(NRZ)收發器上限
46
不歸零(NRZ)資料速率上限
10.3125 Gbps
收發器協定硬 IP
PCIe Gen2

進階技術

FPGA 位元流安全性
類比-數位轉換器

封裝規格

封裝選項
F896, F1152, F1517