將 HPS IP 周邊訊號繪製至FPGA介面

author-image

作者

706:將 HPS IP 周邊訊號對應至FPGA介面 (PDF), 向您介紹使用 Qsys 和 Intel® Quartus® Prime 或 Quartus® II 軟體,將硬處理器系統 (HPS) 周邊裝置經由FPGA介面所需的設計流程。此應用程式說明包含一個簡單的教學說明,以展示如何將 HPS EMAC 和 I2C 周邊裝置訊號對照FPGA介面。它以黃金硬體參考設計 (GHRD) 為基礎,提供如何完成對應程式的逐步說明。

此設計適用于下列Intel® FPGA開發工具組:

圖 1。設計範例區塊圖。

使用此設計範例

若要執行此範例,請下載an706 設計檔案.zip並解壓縮至您的硬碟機。然後,按照706 中的指示:將 HPS IP 周邊訊號對應至FPGA介面 (PDF)。

此設計之使用受 Intel® 設計範例授權協定的條款與細則約束,並受其約束。

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。