系統主控台
什麼是系統主控台?
系統主控台是一種彈性的系統層級除錯工具,可協助設計師在設計在FPGA全速運作時,快速且有效率地除錯設計。系統主控台可讓設計師將讀取和寫入系統層級交易傳送至平臺設計者系統,協助隔離並找出問題。它也提供了一種快速簡便的方式來檢查系統頻率並監控重設狀態,這在主機板上架期間尤其有説明。此外,System 主控台讓設計師可以使用按鈕、撥號和圖形等圖形元素建立自己的自訂驗證或示範工具,以代表許多系統層級的交易並監控資料的處理。
開始
- 閱讀 系統層級FPGA設計 (PDF) 白皮書
- 觀看系統主控台影片展示
- 使用系統主控台加速主機板啟動 ›
- 使用系統主控台建立自訂驗證 GUI ›
- 使用系統主控台進行晶片除錯 ›
- 系統主控台概覽 - 第 1 部分 ›
- 系統主控台概覽 - 第 2 部分 ›
- 使用系統主控台進行硬體迴圈示範 ›
- 下載 AN812:平臺設計者系統設計教學( 包括系統主控台)
- 閱讀系統 主控台的分析與除錯設計 (Intel® Quartus® Prime Pro Edition 使用者指南第 8 章:除錯工具)
- 參加系統主控台訓練課程
- 免費線上訓練 – 系統主控台 ›
- 講師指導的訓練──平臺設計者簡介:建物系統 ›
- 瞭解在系統主控台開發的其他應用程式
- 收發器工具組 ›
- 外部記憶體介面除錯工具組 ›
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。