跳到主要內容
支援知識庫

跳轉條件碼勘誤表概述 Intel® 處理器白皮書

內容類型: 產品資訊與文件   |   文章 ID: 000055650   |   最近查看日期: 2025 年 01 月 30 日

從第二代 Intel® Core™ 處理器和 Intel® Xeon® E3-1200 系列處理器(原名為 Sandy Bridge)和後來的處理器系列開始,Intel® 微架構引入了一種稱為解碼 ICache(也稱為解碼流緩衝區或 DSB)的微架構結構。

解碼ICache緩存解碼指令,稱為微操作(μops),來自傳統解碼管道。下次處理器存取相同代碼時,譯碼ICache會直接提供μops,從而加快程序執行速度。

在某些 Intel® 處理器中,可能會在涉及跨越 64 位元組邊界(跨高速緩存行)的跳轉指令的複雜微架構條件下發生勘誤表 (SKX102)。微碼更新 (MCU) 可以防止此錯誤。

有關此錯誤的更多資訊,包括如何獲取 MCU 和處理器系列/處理器編號系列的清單,請查看 跳轉條件代碼勘誤表緩解措施白皮書 (PDF) 2019 PDF icon 年 11 月

注意
  • 並非所有系列下的產品名稱/SKU 都會受到影響。例如,並非所有 Intel® Core™ X 系列處理器下的 SKU 都會受到影響。請參閱隨附 PDF 的「受影響的處理器」一節。
  • 如果 GitHub* 連結沒有您系統所需的資訊,請聯絡您的系統製造商以獲取最新更新。

免責聲明

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。