文章 ID: 000073685 內容類型: 產品資訊與文件 最近查看日期: 2014 年 02 月 19 日

如何在超級ALTASMI_PARALLEL上使用en4b_addr輸入訊號?

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    引入 EPCQ256 裝置等容量大於 128 Mb 的序列設定裝置,需要使用 4 位元組的定址模式,而不是預設的 3 位元組定址模式。

    ALTASMI_PARALLEL兆功能具有額外的輸入訊號,當針對容量大於 128 Mb 的設定裝置而產生時,en4b_addr此目的。

    若要從 3 位元組的定址模式變更為 4 位元組的定址模式, 您必須至少將寫入啟用訊號 (wren) 拉高並en4b_addr訊號至少一個頻率週期。 兆功能收到en4b_addr指令後,它會發出繁忙的訊號,表示運作正在進行中。

    圖 1 顯示執行變更為 4 位元組定址模式的範例。

     

    Figure 1

    相關產品

    本文章適用於 2 產品

    Arria® V GX FPGA
    Intel® FPGA 設定裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。