文章 ID: 000074027 內容類型: 錯誤訊息 最近查看日期: 2016 年 12 月 13 日

錯誤:18496 輸出 <name> 在針腳位置 <name> (pad_<number>) 太接近 PLL 頻率輸入針腳 (<name>) 在針腳位置 <name> (pad_<number>)</number></name></name></number></name></name>

環境

  • Intel® Quartus® Prime Standard Edition 軟體
  • All

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Quartus® Prime 軟體版本 16.0 和更早版本的問題,當在 Windows 作業系統上編譯具有下列條件的 MAX® 10 E144 封裝設計時,您可能會看到這個更合適的錯誤:

    1. 連接 PLL 訊號(非 PLL 輸入頻率訊號)至 PLL 輸入頻率針腳

    2. 在連接 PLL 訊號 (非 PLL 輸入頻率訊號) 的 PLL 輸入頻率針腳旁指派輸出針腳

    解決方法

    Quartus Prime 標準版軟體版本 16.1 中,有一個修補程式可以解決這個問題。從以下適當連結下載並安裝修補程式 0.01cb。如需額外資訊,請務必閱讀讀取讀取。

     

    下載 適用于 Windows (.exe) 的 Quartus Prime 標準軟體版本 16.1 修補程式 0.01cb

    下載 Quartus Prime 標準軟體版本 16.1 修補程式 0.01cb Readme (.txt)

     

    此問題已在 Quartus Prime 標準軟體版本 16.1 Update 2 中解決。

    相關產品

    本文章適用於 1 產品

    Intel® MAX® 10 FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。