文章 ID: 000074537 內容類型: 疑難排解 最近查看日期: 2018 年 07 月 20 日

為什麼 SGMII 會連結故障?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

SGMII PHY 需要 fPLL 輸出頻率 1.25G,而不是 1.25G 的一半。

相關產品

本文章適用於 3 產品

Intel® Arria® 10 GX FPGA
Intel® Arria® 10 GT FPGA
Intel® Arria® 10 FPGA 與 SoC FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。