文章 ID: 000074691 內容類型: 疑難排解 最近查看日期: 2017 年 08 月 28 日

為什麼在 POF 檔程式設計Intel® MAX® 10 個裝置時,會看到一些 I/O 針腳被驅動到 LOW (GND)?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在Intel® MAX® 10 個裝置 .pof 檔案程式設計期間,Intel® Quartus® Prime 軟體程式設計程式師將首先設定Intel MAX 10 FPGA CRAM,並附上預先編譯的 .sof 影像,以協助在快閃記憶體程式設計期間進行資料傳輸。此預先編譯 .sof 影像有助於改善整體 .pof 檔程式設計時間。Intel MAX 10 裝置在 .pof 檔案程式設計期間處於使用者模式,所有 I/O 針腳狀態與設定均由預先編譯 .sof 影像決定。然而,與實際硬體封裝針腳的比較,某些Intel MAX 10 個裝置的預先編譯 .sof 影像的 I/O 針腳設定不相容。因此,在 .pof 檔案程式設計期間,部分 Intel MAX 10 個裝置 I/O 針腳不慎被驅動到 GND。正確的 I/O 針腳狀態應在 .pof 檔程式Intel MAX 10 個裝置期間三個說明。

    受影響的 Intel MAX 10 個裝置在 17.0 版本之前使用 Intel Quartus Prime 軟體程式程式程式時如下:

    • 所有 10M40D*F672、10M08D*U324、10M08S*E144、10M04D*U324、10M04S*U169、10M04S*E144、10M02S*U169 和 10M02S*E144 裝置。
    解決方法

    此問題已從 Intel® Quartus® Prime Pro Edition 軟體版本 17.0 開始修復。

    相關產品

    本文章適用於 1 產品

    Intel® MAX® 10 FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。