文章 ID: 000075010 內容類型: 疑難排解 最近查看日期: 2019 年 02 月 14 日

為什麼 Intel® Arria®10 中的 IOPLL 在啟用動態重新配置時,FPGAs錯誤的輸出頻率來供電?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • IOPLL 重新設定 Intel® FPGA IP
  • IOPLL Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在某些情況下,由於充電時的種族條件,Intel® Arria® 10 個裝置中的 IOPLL 可能會出現錯誤的輸出頻率頻率或錯誤的工作週期,或是在啟用動態重新配置時無法達成鎖定。

    解決方法

    為了解決這個問題,請從另一個 IOPLL 重新配置的輸出埠「outclk」驅動 IOPLL Reconfig 的輸入埠「Intel FPGA IP mgmt_clk」Intel® FPGA IP核心,並將mgmt_reset與這個頻率同步。這能確保 IOPLL 重新配置的頻率Intel FPGA IP核心不會切換電源,並讓 IOPLL 以正確的參數供電。

     

    相關產品

    本文章適用於 1 產品

    Intel® Arria® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。