文章 ID: 000075095 內容類型: 疑難排解 最近查看日期: 2013 年 03 月 25 日

CYCLONE® IV 裝置中的 DCLK 配置內部振盪器的頻率範圍是多少?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

Cyclone® IV 裝置手冊不包含在主動序列 (AS) 和主動平行 (AP) 設定模式中衍生 DCLK 輸出的內部振盪器的頻率範圍。

下表包含兩個頻率選項的範圍:

振盪 器最低典型最大單位
40 MHz203040兆赫
20 MHz101520兆赫

 

 

解決方法

此資訊已包含在最新版本的 Cyclone® IV 裝置手冊中。

相關產品

本文章適用於 2 產品

Cyclone® IV GX FPGA
Cyclone® IV E FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。