文章 ID: 000075425 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

Stratix EP1S80 DSP 開發板資料表是否有已知錯誤?

環境

  • DSP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述 表 29 的注釋 (1) 和 (2) 不正確。以下是這些注意事項的更正:

    (1) 針腳 1 系結到 GND。針腳 2,3 不是連接。

    (2) 針腳 1 系成 5 V. 針腳 5,7 與 7 系成 3.3 V. 針腳 3、15、17 和 19 沒有連接。針腳 2、4、6、8、10、12、14、16、18 和 20 都與接地相連。

    在圖 8 中,JP24 的針腳 6 未連接到晶片上的針腳 D31。它連接到針腳 D30。

    相關產品

    本文章適用於 1 產品

    Stratix® FPGAs

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。