文章 ID: 000075503 內容類型: Product Information & Documentation 最近查看日期: 2014 年 02 月 07 日

我該如何將 QDR II/QDR II+ mem_cq與mem_cq_n針腳放置在 V GX/GT/ST/SX 裝置Arria®?

環境

  • Intel® Quartus® II 訂閱版
  • QDR II 與 QDR II+ SRAM 控制器搭配 UniPHY Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    從裝置針腳檔案中,僅有一個針腳位置可供 mem_cq mem_cq_n 針腳使用。

    解決方法

    對於這些Arria® V 裝置,不支援互補的頻閃,因此僅會根據讀取延遲設定使用 其中一個mem_cq mem_cq_n 針腳。

    相關產品

    本文章適用於 10 產品

    Cyclone® V GX FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。