文章 ID: 000075622 內容類型: 疑難排解 最近查看日期: 2018 年 02 月 09 日

當我的 Intel® Stratix® 10 PCIe* IP 要求從第 3 代變更速度時,為什麼導向速度變更會失敗?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 適用於 PCI Express* 的 Avalon-ST Intel® Stratix® 10 硬 IP
  • 適用於 PCI Express* 的 Avalon-MM Intel® Stratix® 10 硬 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Intel® Stratix® 10 PCIe* 硬 IP 的問題,如果符合下列兩項要求,在執行第 3 代的定向速度變更時,可能無法傳送「電力閒置訂單集」(EIOS):

    • 要求第 3 代的定向速度變更,並且
    • 遠端 TX 已進入電力閒置狀態,Intel® Stratix® 10 PCIe* 硬 IP 之前

    此問題不會影響初始連結。

    此問題影響到所有Intel® Stratix® 10 GX L-Tile 裝置(ES1、ES2、ES3 和生產)、所有Intel® Stratix® 10 個 SX L-Tile 裝置 (ES1 和生產),以及 Intel® Stratix® 10 GX H-Tile ES 裝置 (ES1、ES2)。 Intel® Stratix® 10 GX H-Tile 生產裝置不會受到影響。

     

     

    解決方法

    若要執行速度變更,請先將火車降到 Gen1 速度,接著再重新訓練所需的速度。舉例來說,若要從第 3 代變更為第 2 代,先執行從第 3 代到第 1 代的速度變更,然後執行從第 1 代到第 2 代的速度變更。

    此問題已從 Intel® Quartus® Prime Pro Edition 軟體版本 18.0 開始修復。

    相關產品

    本文章適用於 1 產品

    Intel® Stratix® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。