文章 ID: 000075740 內容類型: 疑難排解 最近查看日期: 2011 年 02 月 09 日

以 Arria II GZ、Stratix IV 或 Stratix V 裝置故障復原時間為目標的 CPRI IP 核心

環境

    Intel® Quartus® II 訂閱版
BUILT IN - ARTICLE INTRO SECOND COMPONENT

重大問題

描述

以 ARRIA II GZ、Stratix IV 或Stratix為目標的 CPRI IP 核心 V 裝置故障復原時間。具體來說,這是一條來自 rx_digitalreset_cpri_clk_sync2 全球的道路 對內部 local_reset 訊號的重設訊號違反 IP 核心計時需求。

解決方法

若要解決這個問題,請在您的 Quartus II 設定檔案中 (.qsf),新增下列作業以降級 全球重設訊號:

set_instance_assignment -name GLOBAL_SIGNAL OFF -to *rx_digitalreset_cpri_clk_sync2

此問題將在未來的 CPRI MegaCore 版本中解決 功能。

相關產品

本文章適用於 3 產品

Stratix® IV FPGA
Stratix® V FPGA
Arria® II FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。