問題160236: 版本 1.9
針對 BOOTSEL (BSEL) 和 CLOCKSEL (CSEL) 針腳,它顯示可以使用 4.7K-ohm 至 10K-ohm 的拉起電阻器,但未指定拉起電阻應系結的電壓。
BSEL 和 CSEL 針腳的拉起電阻應與包含這些針腳的銀行 VCCIO 相連。
第 63747 期:版本 1.3
DCLK 未被列為雙重用途針腳。 當設定模式為主動模式時,DCLK 可在配置後設定為使用者 I/O 針腳。
問題 44313: 版本 1.1
未使用的GXB_RX針腳的連線指南表示要透過10 k. 電阻連接到 GND。 10 k. 電阻是不需要的,未使用的GXB_RX針腳可直接與 GND 相連。
27900 問題: 版本 1.1
CLK[0:23][p,n] 針腳類型、針腳描述和連線指南不正確。 這些是具有輸出緩衝功能的雙重用途 I/O 針腳。 下列說明 CLK[0:23][p,n] 針腳:
針腳類型:「輸入」應變更為「I/O」。
針腳描述:「專用正負頻率輸入針腳,也可以用作 I/O 針腳。 當用作差異輸入時,會支援 OCT 路。 當用作 SSTL 或 HSTL 輸入時,會支援 OCT Rt。 輸出作業支援 OCT Rs。
使用單端 I/O 標準時,只有 CLK[0:23]p 針腳作為 PLL 的專用輸入針腳。」
連線指南:「這些針腳可系結到 GND 或未連接。 若未連線,請使用 Quartus II 軟體可程式化選項,在內部偏向這些針腳。 它們可保留為輸入三狀態,並啟用微弱的拉起電阻器,或作為輸出驅動 GND。」