文章 ID: 000075926 內容類型: 疑難排解 最近查看日期: 2012 年 08 月 12 日

在 ALTMEMPHY 進行調校與調平時,使用了哪些位置?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

校正期間的 ALTMEMPHY 調平序列器寫入以下位置:

-銀行 0、1 和 3
-行 1
-所有列

銀行 0 為區塊訓練模式和頻率週期校準而寫入。

銀行 1 為寫入桌面 (DQ) 而寫入。

銀行 2 為寫入桌面 (DM) 而寫入。

對於每間銀行,僅存取第 1 行。存取的欄數可能會有所不同,但您應避免寫入這些銀行中的所有列和第 1 行。

相關產品

本文章適用於 4 產品

Stratix® III FPGA
Stratix® IV E FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。