文章 ID: 000075999 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

為什麼在 QuartusTM 軟體中模擬 pci_mt32 MegaCore® 時,以及提供功能的 Vector Waveform File (.pgaf) 時,會出現邏輯爭爭錯誤?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述 如果您編譯設計(包括使用協力廠商合成工具的 PCI 功能)與 自動 I/O 墊插入 選項開啟。如果開啟此選項,功能中的雙向針腳無法在 EDIF 或 Verilog Quartus Mapper 檔案中正確翻譯 (.vqm).

若要停用 I/O 墊片插入選項,請按照下列步驟操作:

同步性:

  1. 選擇 「特定裝置」選項 (目標功能表)。
  2. 選取 停用 I/O 插入 核取方塊。

比卡多斯佩克倫:

優化 標籤中,取消勾選 新增 I/O 墊片 選項。

FPGA編譯器 II/ FPGA編譯器 II Altera版

  1. 選擇 「建立實作 」(合成功能表)。
  2. 選擇 「不要插入 I/O 墊片」 選項。

相關產品

本文章適用於 1 產品

Intel® 可程式裝置

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。