文章 ID: 000076167 內容類型: 錯誤訊息 最近查看日期: 2013 年 08 月 27 日

錯誤:SERDES 接收節點'ext_altlvds_rx:inst1|altlvds_rx:ALTLVDS_RX_component|ext_altlvds_rx_lvds_rx:auto_generated|rx_0」未正確連接「DPACLKIN」埠

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

當您在 ALTLVDS_RX 兆功能上啟用 DPA,並在 Intel® Stratix® V 裝置中使用外部 PLL 模式時,Intel® Quartus® II 軟體版本 11.0 會看到這個錯誤。

為了避免此問題,請執行下列步驟:

在最高層級ALTVDS_RX設計檔案中的實體和元件宣告中變更下列程式碼號:

rx_dpaclock:IN STD_LOGIC_VECTOR (0 DOWNTO 0)

rx_dpaclock:IN STD_LOGIC;

解決方法

此問題已在 Intel® Quartus® II 軟體版本 11.0SP2 中修復。

相關產品

本文章適用於 4 產品

Stratix® V E FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。