當您在 ALTLVDS_RX 兆功能上啟用 DPA,並在 Intel® Stratix® V 裝置中使用外部 PLL 模式時,Intel® Quartus® II 軟體版本 11.0 會看到這個錯誤。
為了避免此問題,請執行下列步驟:
在最高層級ALTVDS_RX設計檔案中的實體和元件宣告中變更下列程式碼號:
rx_dpaclock:IN STD_LOGIC_VECTOR (0 DOWNTO 0)
自
rx_dpaclock:IN STD_LOGIC;
此問題已在 Intel® Quartus® II 軟體版本 11.0SP2 中修復。