文章 ID: 000076238 內容類型: 錯誤訊息 最近查看日期: 2014 年 06 月 02 日

內部錯誤:子系統:SIN,檔:/quartus/tsm/sin/sin_micro_tnodes_dag.cpp,行:626

環境

    Intel® Quartus® II 訂閱版
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

在 Quartus® II 軟體版本 (s) 12.0sp2 和更早的執行 EDA Netlist Writer 針對針對 Arria® V 系列的設計建立 IBIS 模型時,可能會看到此錯誤。

 

如果頂層設計檔案的埠清單包含差分針腳對,並且在同一對的正針腳 (p) 之前列出負針腳,則會觸發此錯誤。

 

解決方法

若要在 Quartus II 軟體版本 12.0SP2 和更早版本中解決這個問題,請確保您的頂級設計檔案在負 (n) 補針之前,列出差異對的正 (p) 針腳。
 
這個問題預定在 Quartus II 軟體日後發佈時解決。


 

 

相關產品

本文章適用於 4 產品

Arria® V GT FPGA
Arria® V GX FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。