文章 ID: 000076445 內容類型: 疑難排解 最近查看日期: 2018 年 11 月 01 日

四序列組態 (EPCQ) 裝置的輸出保持時間 (tCLQX) 是否符合在 Cyclone® V 裝置中 DCLK (tDH) 對主動序列 (AS) 組態的下降邊緣下降後的資料保持時間?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

是的。 EPCQ 裝置技術資料 未顯示 tCLQX 規格。 但特徵資料顯示,EPCQ 裝置的最小 tCLQX 與Cyclone® V 裝置技術 資料表中所示的 AS 組態最低 tDH 需求相同或更大。

相關產品

本文章適用於 2 產品

Cyclone® V FPGA 與 SoC FPGA
Intel® FPGA 設定裝置 EPCQ

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。