文章 ID: 000076799 內容類型: 疑難排解 最近查看日期: 2019 年 03 月 15 日

為什麼在「 在「 並存取「 在「 並存取「 在「地龍」快閃中使用Intel® Stratix® 10 個裝置的OSC_CLK_1時,會看到讀取、寫入及清除作業失敗?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    當目前的設計在FPGA中執行時,您將會看到讀取、寫入和清除作業失敗,使用OSC_CLK_1因為 Marconix 快閃的設定頻率來源大於 128Mb。

    解決方法

    此問題已從 Intel® Quartus® Prime Pro Edition 軟體版本 18.1.1 開始修復。

    相關產品

    本文章適用於 2 產品

    Intel® Stratix® 10 FPGA 與 SoC FPGA
    Intel® FPGA 設定裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。