文章 ID: 000077271 內容類型: 錯誤訊息 最近查看日期: 2013 年 02 月 25 日

錯誤 (169058):輸入 I/O 針腳上的 I/O 標準 HiSpi 不能有終止邏輯選項設定差異

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Quartus® II 軟體版本 12.1 和更早版本的問題,使用 HiSpi I/O 標準且晶片上有差異終止 (OCT) 時,您可能會收到此錯誤訊息。此問題影響到以 V 裝置Cyclone®為目標的設計。

    解決方法

    若要解決這個問題,請使用 LVDS I/O 標準。

    此問題從 Quartus II 軟體版本 12.1 SP1 開始修復。

    相關產品

    本文章適用於 6 產品

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。