文章 ID: 000077351 內容類型: 疑難排解 最近查看日期: 2021 年 05 月 05 日

為什麼Intel® Stratix® 10 乙太網路 100G 設計範例無法與乙太網路交換器互交,並將封包傳送至交換器?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 乙太網路
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    由於 Intel® Quartus® Prime Pro Edition 軟體版本 19.1 和更新版本的問題,您可以在使用下列Intel 乙太網路 IP 設計範例時,看到乙太網路交換器掉了從 Intel® Stratix® 10 裝置傳送的所有封包:

    • E-tile 硬 IP Intel® Stratix® 10 個設計範例
    • 適用于乙太網路的 H 晶片硬 IP Intel® Stratix® 10 FPGA IP 設計範例
    • 低延遲 100G 乙太網路Intel® Stratix® 10 FPGA IP 設計範例

    在上述設計範例中,乙太網路交換器不支援乙太網路框架的特定類型/長度欄位。

    解決方法

    若要解決問題,請修改/hardware_test_design/一般/目錄中的alt_aeuex_packet_client_tx.v檔案,將有效負載長度變更為0x88b5,並將設計重新相容。

     

    請替換下列聲明:

    dout_next = {DEST_ADDR,SRC_ADDR,{2'b00,payload_length\,索引,{6{rjunk\\\;

    搭配:

    dout_next = {DEST_ADDR,SRC_ADDR,{2'b00,payload_length\,索引,{6{rjunk\\\;

    dout_next = {DEST_ADDR,SRC_ADDR,{16'h88b5\,索引,{6{rjunk{[;

     

    相關產品

    本文章適用於 6 產品

    Intel® Stratix® 10 GX FPGA
    Intel® Agilex™ F 系列 FPGA 與 SoC FPGA
    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 TX FPGA
    Intel® Stratix® 10 DX FPGA
    Intel® Stratix® 10 SX SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。