由於 Intel® Quartus® Prime 軟體版本 19.1 及更早版本中的錯誤,如果在 Intel® Stratix® 10 Intel Agilex® 7 FPGAs和收發器 E-Tile 裝置中具現化用於乙太網Intel FPGA IP的兩個 Intel E-Tile 硬 IP 副本,您可能會看到下列 Prime Fitter Intel® Quartus®。
錯誤 (15653): Fitter 找不到以下原子的合法配置。更新任何過時的收發器 PHY IP 核心,更正任何非法的引腳分配,然後重新編譯您的設計。
錯誤 (15744): 在原子中 <path>|alt_ehipc3_0|alt_ehipc3_hard_inst|EHIP_CORE.c3_ehip_core_inst'
錯誤 (15744): 設置必須符合以下一個或多個條件:
錯誤 (15744): ( 拓撲 != EHIP_4CH_PTP_FEC )
當適用于乙太網路的兩個 Intel E-Tile 硬 IP 配置為啟用 PTP 和 RSFEC 的 25GbE,並且受限於連續的 PTP 區塊時,您可能會看到此錯誤。
例如:
- 兩個用於乙太網路的 Intel E-Tile 硬 IP 配置為 25GbE,同時啟用 PTP 和 RSFEC,受限於使用 EHIP 位置EHIP_CORE_0,EHIP_CORE_1可能無法容納。
- 兩個用於乙太網路的 Intel E-Tile 硬 IP 配置為 25GbE,同時啟用 PTP 和 RSFEC,受限於使用 EHIP 位置,EHIP_CORE_2 EHIP_CORE_3可能無法容納。
- 兩個用於乙太網路的 Intel E-Tile 硬 IP,配置為啟用 PTP 和 RSFEC 的 25GbE,但僅限於使用EHIP_CORE_0和EHIP_CORE_2可能適合的 EHIP 位置。
- 兩個用於乙太網路的 Intel E-Tile 硬 IP 配置為 25GbE,同時啟用 PTP 和 RSFEC,限制使用EHIP_CORE_1和EHIP_CORE_3可能適合的 EHIP 位置。
此問題已在 Prime 軟體版本 19.2 及更高版本中修復Intel® Quartus®。