文章 ID: 000077427 內容類型: 疑難排解 最近查看日期: 2020 年 07 月 01 日

在 ATX PLL IP 與 Arria® 10 個裝置一起使用設定檔時,是否適用 ATX PLL 間隔要求?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 收發器 ATX PLL Intel® Arria® 10 Cyclone® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    是的,在 ATX PLL IP 中使用配置檔與 Arria® 10 個設備時,適用 ATX PLL 間隔要求。

    解決方法

    如果您的 ATX PLL IPFPLL IP 元件使用設定檔功能重新配置為不同的數據速率,則必須手動檢查所有設定檔組合是否滿足間距要求。

    當違反 ATX PLLATX PLLATX PLLFPLL 間距要求時,Quartus® Prime 軟體應發出嚴重警告。下面是一個嚴重警告範例。

    嚴重警告 (18499): ATX PLL <Gen_LHDx0.LHDx1|Gen_ATXPLL。Gen_ATXUSR0.ATXPLL_i0|xcvr_atx_pll_a10_0|atx_pll_inst> 太接近 ATX PLL <Gen_LHDx1.LHDx1|Gen_ATXPLL。Gen_ATXUSR1.ATXPLL_i0|xcvr_atx_pll_a10_0|atx_pll_inst>.對於介於 7.2 GHz 和 11.4 GHz 之間的 ATX PLL VCO 頻率,當兩個 ATX PLL 以相同的 VCO 頻率(100 MHz 以內)運行時,它們必須相隔 7 個 ATX PLL。

    然而,在下面的示例中,Quartus® Prime 軟體不會產生嚴重警告。

    ATXPLL 受限於位置HSSIPMALCPLL_1CB

    設定檔 0 = 10G3(編譯時預設)

    配置檔 1 = 12G5

    ATXPLL 限制為位置HSSIPMALCPLL_1CT

    配置檔 0 = 10G3

    設定檔 1 = 12G5(編譯時預設)

    Arria® 10 ATX PLLATX PLL 以及 ATX PLLfPLL 的間距要求記錄在“3.1.1.使用 ATX PLL 和 fPLL 時的傳輸 PLL 間距準則」一節 Arria® 10 收發器 PHY IP 使用者指南。

    相關產品

    本文章適用於 1 產品

    Intel® 可程式裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。