是的,在 ATX PLL IP 中使用配置檔與 Arria® 10 個設備時,適用 ATX PLL 間隔要求。
如果您的 ATX PLL IP 和 FPLL IP 元件使用設定檔功能重新配置為不同的數據速率,則必須手動檢查所有設定檔組合是否滿足間距要求。
當違反 ATX PLL 至 ATX PLL 或 ATX PLL 至 FPLL 間距要求時,Quartus® Prime 軟體應發出嚴重警告。下面是一個嚴重警告範例。
嚴重警告 (18499): ATX PLL <Gen_LHDx0.LHDx1|Gen_ATXPLL。Gen_ATXUSR0.ATXPLL_i0|xcvr_atx_pll_a10_0|atx_pll_inst> 太接近 ATX PLL <Gen_LHDx1.LHDx1|Gen_ATXPLL。Gen_ATXUSR1.ATXPLL_i0|xcvr_atx_pll_a10_0|atx_pll_inst>.對於介於 7.2 GHz 和 11.4 GHz 之間的 ATX PLL VCO 頻率,當兩個 ATX PLL 以相同的 VCO 頻率(100 MHz 以內)運行時,它們必須相隔 7 個 ATX PLL。
然而,在下面的示例中,Quartus® Prime 軟體不會產生嚴重警告。
ATXPLL 受限於位置HSSIPMALCPLL_1CB
設定檔 0 = 10G3(編譯時預設)
配置檔 1 = 12G5
ATXPLL 限制為位置HSSIPMALCPLL_1CT
配置檔 0 = 10G3
設定檔 1 = 12G5(編譯時預設)
Arria® 10 ATX PLL 到 ATX PLL 以及 ATX PLL 到 fPLL 的間距要求記錄在“3.1.1.使用 ATX PLL 和 fPLL 時的傳輸 PLL 間距準則」一節 Arria® 10 收發器 PHY IP 使用者指南。