文章 ID: 000077433 內容類型: 錯誤訊息 最近查看日期: 2020 年 08 月 26 日

錯誤(20731):對於 HSSI 針腳「xxx~pad」,I/O 標準「差異 LVPECL」是唯一的法律價值。

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在 Intel® Quartus® Prime Pro Edition Software 19.1 版及更新版本下編譯Intel® Stratix® TX 訊號完整性開發工具組的黃金範例設計時,可能會看到此錯誤訊息。

    這是因為黃金級範例設計來自 Intel® Quartus® Prime Pro Edition Software 版本 18.1,Intel® Stratix® 10 E-tile 收發器參考頻率 I/O 標準受限為「LVDS」。軟體 I/O 標準檢查規則在 Intel® Quartus® Prime Pro Edition Software 版本 19.1 及更新版本中有所變更。

     

     

    解決方法

    為了避免此錯誤,Intel® Stratix® 10 E-tile 收發器參考頻率的 I/O 標準應限制為下列作業編輯或 Quartus® 設定檔案 (.qsf) 中的「差異 LVPECL」。

    set_instance_assignment-名稱 IO_STANDARD「DIFFERENTIAL LVPECL」 -to xxx

    相關產品

    本文章適用於 3 產品

    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 TX FPGA
    Intel® Stratix® 10 DX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。