文章 ID: 000077565 內容類型: 錯誤訊息 最近查看日期: 2013 年 03 月 04 日

內部錯誤:子系統:FSV,檔:/quartus/fitter/fsv/fsv_module_lvds_cv.cpp,行:2420

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Quartus® II 軟體 12.0 版本出現問題,如果您的設計執行信號驅動核心邏輯的ALTLVDS_TX兆功能 tx_outclock ,您可能會看到這個內部錯誤。針對 Arria® V 或 Cyclone® V 裝置的設計,會發生此內部錯誤。

    解決方法

    tx_outclock使用訊號驅動核心邏輯不受支援。

    Quartus II 軟體以版本 12.1 開頭,會報告描述問題的錯誤訊息,而不是產生內部錯誤。

    相關產品

    本文章適用於 5 產品

    Cyclone® V GX FPGA
    Cyclone® V GT FPGA
    Cyclone® V E FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。