文章 ID: 000077856 內容類型: 疑難排解 最近查看日期: 2014 年 12 月 04 日

如何為 Arria® V 或 Cyclone® V 設計生成透過協定配置(CvP)程式設計檔?

環境

  • Intel® Quartus® II 訂閱版
  • 適用於 PCI Express* Intel® FPGA IP 的 Arria® V 硬 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    若要使用 Quartus® II 軟體版本 13.1 及更早版本為 Arria® V 或 Cyclone® V CvP 設計生成 CvP 程式設計檔,請按照以下解決方法/修正步驟操作:

    解決方法

    確保您擁有支援 CvP 固定晶粒修訂的裝置。

    為此,請參閱裝置勘誤表的「透過協定配置」部分,以瞭解所需的晶片代碼。

    解決方法需要執行以下步驟:

    a)添加/創建以下內容。Quartus® 專案目錄 ( <Working_Directory>/ ) 中 quartus.ini 檔案中的 INI 變數,用於啟用 CvP 程式設計檔的生成

    PGMIO_ENABLE_CVP=開啟
    PGMIO_ENABLE_AUTONOMOUS_HIP_MODE=開啟

    PGMIO_CREATE_CVP_FILES=開啟

    PGMIO_DISABLE_AV_CV_AUTONOMOUS=關閉
    ASM_FORCE_ENABLE_AUTONOMOUS_PCIE_HIP=開啟

    b) 如果要使用以下引腳功能,可以選擇添加以下 QSF 設置:

    • 啟用 CvP CONFDONE 針腳

    set_global_assignment - 名稱 ENABLE_CVP_CONFDONE 開啟

    • 設定 CvP CONFDONE 針腳類型

    set_global_assignment - 名稱 CVP_CONFDONE_OPEN_DRAIN 開啟

    相關產品

    本文章適用於 6 產品

    Cyclone® V FPGA 與 SoC FPGA
    Arria® V GX FPGA
    Arria® V FPGA 與 SoC FPGA
    Arria® V GT FPGA
    Cyclone® V GX FPGA
    Cyclone® V GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。