文章 ID: 000078405 內容類型: 疑難排解 最近查看日期: 2011 年 09 月 26 日

Cyclone III 裝置未達到時間

環境

  • Intel® Quartus® II 訂閱版
  • 乙太網路
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    針對 Cyclone III 裝置的設計可能不符合時機 當斜斜優化選項預設開啟時。

    此問題可能會影響針對Cyclone的設計差異 III 裝置。

    解決方法

    新增下列內容,以關閉偏斜優化選項 在 Quartus II 設定檔案中分配 (.qsf):

    set_global_assignment -name ENABLE_BENEFICIAL_SKEW OPTIMIZATION OFF

    這個問題將在未來版本的三重速度中解決 乙太網路 MegaCore 功能。

    相關產品

    本文章適用於 1 產品

    Cyclone® III FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。