重大問題
當未使用 GPU 時,DisplayPort IP 核心接收器 在 DPCD 1.1 位址 (00102h) 支援LINK_QUAL_PATTERN_SET DPCD 1.2 位址(0010Bh - 0010Eh)。
此問題可能導致實體層 (PHY) CTS 測試 無法成功。
為了避免此問題,請使用設定LINK_QUAL_PATTERN_SET值 DPCD 00102h 位址或開啟 啟用 GPU 控制。
此問題已修復在 DisplayPort 的 14.1 版本中 IP 核心。