文章 ID: 000078756 內容類型: 疑難排解 最近查看日期: 2014 年 12 月 26 日

在 DPCD 1.1 位址支援的 DisplayPort 接收器中LINK_QUAL_PATTERN_SET

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    當未使用 GPU 時,DisplayPort IP 核心接收器 在 DPCD 1.1 位址 (00102h) 支援LINK_QUAL_PATTERN_SET DPCD 1.2 位址(0010Bh - 0010Eh)。

    此問題可能導致實體層 (PHY) CTS 測試 無法成功。

    解決方法

    為了避免此問題,請使用設定LINK_QUAL_PATTERN_SET值 DPCD 00102h 位址或開啟 啟用 GPU 控制。

    此問題已修復在 DisplayPort 的 14.1 版本中 IP 核心。

    相關產品

    本文章適用於 1 產品

    Intel® 可程式裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。