文章 ID: 000078798 內容類型: 疑難排解 最近查看日期: 2011 年 10 月 21 日

使用 Cadence Encounter 合規軟體時,Stratix V 可能會發生正式驗證

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    如果您嘗試使用 Cadence Encounter 符合性軟體 如需正式驗證 altddio_out.v、altlvds_tx.v、altlvds_rx.v、 lvds_tx.v、lvds_rx.v、flvds_tx.v、flvds_rx.v、altmult_add.v、altmult_accum.v、 或 altpll.v,正式驗證失敗時出現錯誤:

    Error RTL 18.3: Function call does not refer to function definition.

    相關產品

    本文章適用於 1 產品

    Stratix® V FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。