文章 ID: 000078824 內容類型: 疑難排解 最近查看日期: 2011 年 11 月 24 日

ECC 與 CSR 設計可能會在模擬或硬體中失敗

環境

  • Intel® Quartus® II 訂閱版
  • 模擬
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    使用高效能控制器 II (HPC) 打造的設計 II) 版本 11.0,並透過 啟用錯誤偵測產生 和修正邏輯啟用組態與狀態 開啟的註冊介面 選項在模擬中可能會失敗 或是在硬體中。

    解決方法

    此問題的解決方法如下:

    1. 開啟 /submodules/alt_mem_ddrx_csr.v 檔案 在編輯中。
    2. 在模組參數定義下進行下列變更: change BL_BUST_WIDTH = 4 to BL_BUST_WIDTH = 5� change MEM_IF_CSR_COL_WIDTH = 4 to MEM_IF_CSR_COL_WIDTH = 5� change MEM_IF_CSR_BANK_WIDTH = 2 to MEM_IF_CSR_BANK_WIDTH = 3� change MEM_IF_CSR_CS_WIDTH = 2 to MEM_IF_CSR_CS_WIDTH = 3
    3. 大約在 1040 行,請變更線路: assign cfg_burst_length = csr_bl [BL_BUS_WIDTH - 1 : 0];� assign cfg_burst_length = {{(BL_BUS_WIDTH - 4){1’b0}}, csr_bl};

    此問題將在未來的版本中解決。

    相關產品

    本文章適用於 1 產品

    Intel® 可程式裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。