文章 ID: 000078950 內容類型: 疑難排解 最近查看日期: 2011 年 10 月 12 日

ModelSim-Altera Starter Edition 軟體版本 6.6c 與 6.6d 無法模擬針對 V 裝置Stratix VHDL 設計

環境

  • Quartus® II Subscription Edition
  • Simulation
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    由於 ModelSim-Altera Starter Edition 軟體的問題 6.6c 和 6.6d 版本的 VHDL 設計目標Stratix V 裝置 無法模擬。此問題不會影響 ModelSim-Altera 版本軟體。由於此問題,您可能會看到類似的錯誤 如下所列內容:

    # ALTERA version supports only a single HDL # ** Fatal: (vsim-3512) Instantiation of "stratixv_ds_coef_sel" failed. Unable to check out Verilog simulation license.

    解決方法

    使用 Verilog HDL 模擬設計,或使用 ModelSim-Altera 版本軟體版本 6.6d。

    相關產品

    本文章適用於 1 產品

    Stratix® V FPGAs

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。