文章 ID: 000079082 內容類型: 產品資訊與文件 最近查看日期: 2019 年 07 月 16 日

如何模擬 3.0 PIPE 模式下的 Intel® Arria® 10、Arria® V GZ 和 Stratix® V PCI Express IP 核心?

環境

    Intel® Quartus® II 訂閱版
    適用於 PCI Express* 的 V 系列 Avalon-MM DMA
    適用於 PCI Express* 的 Intel® Arria® 10 Cyclone® 10 硬 IP
    適用於 PCI Express* Intel® FPGA IP 的 Arria® V GZ 硬 IP
    適用於 PCI Express* Intel® FPGA IP 的 Avalon-MM Arria® V GZ 硬 IP
    適用於 PCI Express* Intel® FPGA IP 的 Avalon-MM Stratix® V 硬 IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 Quartus® II 軟體和 Prime 軟體Intel® Quartus®版本的問題,適用于 PCI Express IP 核心的 Intel® Arria® 10、Arria® V GZ 和 Stratix® V 硬 IP 僅支援使用 Synopsys (VCS) 模擬器的 3.0 PIPE 模擬。若要使用其他模擬器,請按照 解析度區段中的指示操作。

解決方法

若要解決此問題,請按照下列步驟操作:

  1. 取代 現有檔案下 ...\simulation\submodules使用這些版本:
  2. 編輯 這些檔案中的定義與您的設計階層級相符:
    • altpcietb_pipe32_hip_interface.v中,請用您的階層級取代 top_tb.top_inst
      定義HIP_INTERFACE top_tb.dut_pcie_tb.g_altpcie_hip_pipe32_sim_probe.altpcietb_pipe32_hip_interface
  3. 在最高層級的測試台檔案中(在此範例中top_tb), 編輯 dut_pcie_tb 立即化並設定下列參數:
    • serial_sim_hwtcl (0),
    • enable_pipe32_sim_hwtcl (1),
    • enable_pipe32_phyip_ser_driver_hwtcl (1)

此問題不會排定在 Intel® Quartus® Prime 軟體或 Quartus® II 軟體的未來版本中修復。

相關產品

本文章適用於 3 產品

Stratix® V FPGA
Arria® V GZ FPGA
Intel® Arria® 10 FPGA 與 SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。