由於 Quartus® II 軟體和 Prime 軟體Intel® Quartus®版本的問題,適用于 PCI Express IP 核心的 Intel® Arria® 10、Arria® V GZ 和 Stratix® V 硬 IP 僅支援使用 Synopsys (VCS) 模擬器的 3.0 PIPE 模擬。若要使用其他模擬器,請按照 解析度區段中的指示操作。
若要解決此問題,請按照下列步驟操作:
- 取代 現有檔案下 ...\simulation\submodules使用這些版本:
- 編輯 這些檔案中的定義與您的設計階層級相符:
- 在altpcietb_pipe32_hip_interface.v中,請用您的階層級取代 top_tb.top_inst:
定義HIP_INTERFACE top_tb.dut_pcie_tb.g_altpcie_hip_pipe32_sim_probe.altpcietb_pipe32_hip_interface
- 在altpcietb_pipe32_hip_interface.v中,請用您的階層級取代 top_tb.top_inst:
- 在最高層級的測試台檔案中(在此範例中top_tb), 編輯 dut_pcie_tb 立即化並設定下列參數:
- serial_sim_hwtcl (0),
- enable_pipe32_sim_hwtcl (1),
- enable_pipe32_phyip_ser_driver_hwtcl (1)
此問題不會排定在 Intel® Quartus® Prime 軟體或 Quartus® II 軟體的未來版本中修復。