重大問題
此問題影響到 DDR3 LRDIMM 和 LPDDR3 介面上 Arria 10 個裝置。
DDR3 LRDIMM
針對採用 DDR3 的 DDR3 LRDIMM 介面 方案 5:LRDIMM 位址/命令針腳對應方案, IP 錯誤地將針腳指派到 I/O 銀行內的針腳索引 如下:
Pin Index
PAR_0 47
ALERT_N_0 46
CK_N_1 11
CK_1 10
上述針腳對針腳索引配置不正確。正確的作業如下:
Pin Index
PAR_0 11
ALERT_N_0 10
CK_N_1 47
CK_1 46
LPDDR3
針對採用 LPDDR3 計畫的 LPDDR3 介面 1 個位址/命令針腳對應方案,IP 錯誤 將針腳指派至 I/O 銀行內的針腳索引,如下所示:
Pin Index
CK_N_3 34
CK_3 33
CK_N_2 32
CK_2 31
上述針腳對針腳索引配置不正確。正確 分配如下:
Pin Index
CK_N_3 35
CK_3 34
CK_N_2 33
CK_2 32
此問題的解決方法是套用正確的針腳 作業。
此問題已在版本 15.1 中修正。