文章 ID: 000079098 內容類型: 疑難排解 最近查看日期: 2015 年 11 月 20 日

Arria 10 EMIF 中 DDR3 LRDIMM 和 LPDDR3 的錯誤針腳對應

環境

    Intel® Quartus® Prime Pro Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT

重大問題

描述

此問題影響到 DDR3 LRDIMM 和 LPDDR3 介面上 Arria 10 個裝置。

DDR3 LRDIMM

針對採用 DDR3 的 DDR3 LRDIMM 介面 方案 5:LRDIMM 位址/命令針腳對應方案, IP 錯誤地將針腳指派到 I/O 銀行內的針腳索引 如下:

Pin Index PAR_0 47 ALERT_N_0 46 CK_N_1 11 CK_1 10

上述針腳對針腳索引配置不正確。正確的作業如下:

Pin Index PAR_0 11 ALERT_N_0 10 CK_N_1 47 CK_1 46

LPDDR3

針對採用 LPDDR3 計畫的 LPDDR3 介面 1 個位址/命令針腳對應方案,IP 錯誤 將針腳指派至 I/O 銀行內的針腳索引,如下所示:

Pin Index CK_N_3 34 CK_3 33 CK_N_2 32 CK_2 31

上述針腳對針腳索引配置不正確。正確 分配如下:

Pin Index CK_N_3 35 CK_3 34 CK_N_2 33 CK_2 32
解決方法

此問題的解決方法是套用正確的針腳 作業。

此問題已在版本 15.1 中修正。

相關產品

本文章適用於 1 產品

Intel® 可程式裝置

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。