文章 ID: 000079380 內容類型: 疑難排解 最近查看日期: 2012 年 06 月 28 日

Arria V 和 Cyclone V 裝置上的 DDR2 和 LPDDR2 的低頻率限制

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    此問題影響到 DDR2 和 LPDDR2 產品。

    對於Arria V 裝置,DDR2 和 LPDDR2 介面的頻率 不到 200 MHz 將無法正常運作。

    對於Cyclone V 裝置,DDR2 和 LPDDR2 介面的頻率 小於 167 MHz 無法正常運作。

    解決方法

    此問題的解決方法是不要減少使用頻率 Arria V 裝置 200 MHz 以上,Cyclone V 裝置 167 MHz。

    此問題無法解決。

    相關產品

    本文章適用於 2 產品

    Arria® V FPGA 與 SoC FPGA
    Cyclone® V FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。