在 Quartus® II 軟體版本 10.0、10.0 SP1、10.1 和 10.1 SP1 中,使用 Stratix® V 裝置設計的ALTLVDS_TX或ALTLVDS_RX超級功能時,您可能會看到這個錯誤。
即使有足夠的 fPLL 資源來放置設計,也會發生此錯誤。 Intel® Quartus® II 配接器發生問題,使得它無法成功放置設計資源。
您可以將針腳位置指派給頻率輸入針腳、ALTLVDS_TX發射器和ALTLVDS_RX接收器,來解決這個問題。 您可以進行特定的針腳位置分配或一般位置作業,例如「EDGE_TOP」或「EDGE_BOTTOM」。 一旦您將位置分配給頻率輸入、發射器和接收器,只要所選裝置有所需的資源可用,設計就應該可以符合。
這是固定在 Intel® Quartus® II 軟體的 11.0 版本。