文章 ID: 000079680 內容類型: 疑難排解 最近查看日期: 2014 年 07 月 01 日

為什麼tx_path_delay_10g_data和tx_path_delay_1g_data訊號描述指的是低延遲乙太網路 10G MAC 使用者指南中Arria V 和Stratix V 裝置的資料寬度為 16/22?

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於Altera®低延遲乙太網路 10G MAC 使用者指南 (PDF) 的「表格 5-16:IEEE 1588v2 Egress Transmit Signal」中出現錯誤,tx_path_delay_10g_data和tx_path_delay_1g_data訊號描述指的是 Arria® V 和 Stratix® V 裝置的資料寬度為 16/22。

    tx_path_delay_10g_data tx_path_delay_1g_data訊號應參閱 15/21 的資料寬度。

    解決方法

    這個問題將在日後版的《低延遲乙太網路 10G MAC 使用者指南》(PDF)中解決。

    相關產品

    本文章適用於 7 產品

    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V GT FPGA
    Arria® V GX FPGA
    Arria® V ST SoC FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。