文章 ID: 000079982 內容類型: 錯誤訊息 最近查看日期: 2015 年 04 月 15 日

關鍵警告 (21196):由於發射器平行頻率輸入 (tx_pclk) 連接不當,串列數位介面 (SDI) II IP 實例將收到此關鍵警告。

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於發射器平行頻率輸入(tx_pclk)連接不當,序列數位介面 (SDI) II IP 實例將收到以下關鍵警告。

 

關鍵警告 (21196):Coreclk 來源自 HSSI 8G TX PCS atom |altera_xcvr_native_av:u_phy|av_xcvr_native:gen_native_inst.av_xcvr_native_insts[0].gen_bonded_group_native.av_xcvr_native_inst|av_pcs:inst_av_pcs|av_pcs_ch:ch[0].inst_av_pcs_ch|av_hssi_8g_tx_pcs_rbc:inst_av_hssi_8g_tx_pcs|wys 在 PCS 內部頻率方面沒有相同的 0 ppm 來源,因為未連接傳輸器通道的 coreclk 輸入。

解決方法

為了避免此關鍵警告,平行頻率輸入 (tx_pclk) SDI II IP 必須由硬收發器的 PLL 頻率輸出訊號驅動 (tx_clkout) 如 SDI II IP 使用指南所述 (連結).

相關產品

本文章適用於 1 產品

Intel® 可程式裝置

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。