文章 ID: 000080438 內容類型: 疑難排解 最近查看日期: 2019 年 08 月 07 日

為什麼 Intel® Quartus® Prime Standard/Pro 軟體在使用 FIR II IP 核心時,無法將係數包裝到 DSP 區塊中?

環境

    Intel® Quartus® Prime Pro Edition 軟體
    Intel® Quartus® Prime Standard Edition 軟體
    FIR II Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 Intel® Quartus® Prime Standard/Pro Edition 軟體版本 17.1/18.0 和 Prime Standard Edition 軟體版本 18.1 Intel® Quartus®問題,如果您設定AUTO_RAM_RECOGNITION並關閉AUTO_ROM_RECOGNITION,合成可能無法正確推斷 DSP 係數 ROM 的使用。如此一來,FIR II IP 核心的 Fmax 較低。

解決方法

若要在 Intel® Quartus® Prime Standard Edition 軟體中解決這個問題,請按照下列步驟進行。

設定作業>設定>編譯器設定>進階設定 (Synthesis) >自動 RAM 從關閉到開啟更換。

設定作業>設定>編譯器設定>進階設定(合成)>自動 ROM 從關閉到開啟更換。

此問題已在 Prime Pro Edition 軟體版本 18.1 Intel® Quartus®修復。

相關產品

本文章適用於 1 產品

Intel® Arria® 10 FPGA 與 SoC FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。