由於 Intel® Quartus® Prime Pro Edition 版本 20.2 和更早版本的問題, 以及 Intel® Quartus® Prime 標準版 20.1 和更早版本的問題,如果有 2 個一般串列快閃介面Intel® FPGA IP實例,您可能會看到下列合成錯誤。
錯誤 (10228):Verilog HDL 錯誤在 try_intel_generic_serial_flash_interface_top_1_qspi_inf_inst.sv (879):模組「adapter_8_1」不能再宣告一次。
為了解決這個問題,請根據 IP 所產生的 HDL 檔案,在平臺設計者中建立自訂群組件。修改具有取用衝突的模組名稱,例如模組「adapter_8_1」。
此問題從 Intel® Quartus® Prime Pro Edition 軟體版本 20.3 和 Intel® Quartus® Prime 標準版軟體版本 21.1 開始修復。