文章 ID: 000080946 內容類型: 錯誤訊息 最近查看日期: 2020 年 08 月 04 日

錯誤 (10228):Verilog HDL 錯誤在 try_intel_generic_serial_flash_interface_top_1_qspi_inf_inst.sv (879):模組「adapter_8_1」不能再宣告一次。

環境

    Intel® Quartus® Prime Standard Edition 軟體
    Intel® Quartus® Prime Pro Edition 軟體
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 Intel® Quartus® Prime Pro Edition 版本 20.2 和更早版本的問題, 以及 Intel® Quartus® Prime 標準版 20.1 和更早版本的問題,如果有 2 個一般串列快閃介面Intel® FPGA IP實例,您可能會看到下列合成錯誤。

錯誤 (10228):Verilog HDL 錯誤在 try_intel_generic_serial_flash_interface_top_1_qspi_inf_inst.sv (879):模組「adapter_8_1」不能再宣告一次。

解決方法

為了解決這個問題,請根據 IP 所產生的 HDL 檔案,在平臺設計者中建立自訂群組件。修改具有取用衝突的模組名稱,例如模組「adapter_8_1」。

此問題從 Intel® Quartus® Prime Pro Edition 軟體版本 20.3 和 Intel® Quartus® Prime 標準版軟體版本 21.1 開始修復。

相關產品

本文章適用於 9 產品

Cyclone® IV FPGA
Intel® MAX® CPLD 和 FPGA
Stratix® V FPGA
Cyclone® V FPGA 與 SoC FPGA
Intel® Arria® 10 FPGA 與 SoC FPGA
Intel® Cyclone® 10 低功耗 FPGA
Arria® V FPGA 與 SoC FPGA
Stratix® IV FPGA
Arria® II FPGA

1

此頁面上的內容是原始英文內容的人工和電腦翻譯的組合。此內容僅供您方便,僅供一般參考,不應被視為完整或準確。如果本頁面的英文版本與翻譯之間存在任何矛盾,則以英文版本為準。 查看此頁面的英文版本。