當您使用 Quartus® Prime 軟體 v15.1 Update 2 或更早版本中提供的 DisplayPort (DP) 範例設計時,硬體示範設計可能無法顯示影片。即使已成功訓練連結,如果 DP 色彩深度設定與監視器支援的色彩深度不相容,也可能發生此問題。
驗證範例設計中的色彩深度設定與監視器色彩深度相容。
Altera®建議您使用與監視器支援的相同色彩深度設定。
如果需要,請根據監視器的色彩深度調整下列色彩深度參數。
例如,如果設計需要使用每色 10 位 (bpc) (或每圖元 30 位) 監視器以及 24 位圖元監視器,則將色彩深度參數設定為 10 bpc (或 30 bpp)如下:
- 將 DP 來源最大視訊輸入色彩深度設定為 10 bpc
- 將 DP Sink 最大視訊輸出色彩深度設定為 10 bpc
- 將 Bitec 圖元頻率復原bitec_clkrec_i.BPP 設定為 30
此外,在 DP 參數編輯器中啟用可能由最大視訊色彩深度支援的所有色彩深度支援選項。
以下是在範例設計中調整色彩深度設定的步驟:
a.在 Quartus 中,按一下「檔案 -->開啟」,然後選取「control.qsys」
B。按一下 Qsys 中的 DisplayPort 元件 (dp),在參數編輯者 GUI 中將 DP 來源與水槽的最大視訊輸入/輸出色彩深度設定為 10 bpc
c. 開啟所有最多 10 bpc 支援的來源和下沉色彩深度支援選項:
- 6-bpc RGB 或 YCbCr 444 (18 bpp)
- 8-bpc RGB 或 YCbCr 444 (24 bpp)
- 10-bpc RGB 或 YCbCr 444 (30 bpp)
- 8-bpc YCbCr 422 (16 bpp)
- 10-bpc YCbCr 422 (20 bpp)
d. 儲存 Qsys 系統並產生 HDL
e.在頂級模組 (例如 a10_dp_demo.v) 中,將圖元頻率復原模組 (bitec_clkrec) BPP 參數設定為 30
F。編譯專案
g. 下載 .sof 檔案。如果需要,按下FPGA開發板中的重設按鈕重設FPGA。
在 Quartus 16.0 和更新版本中,範例設計的預設色彩深度設定為 10 bpc(或每圖元 30 位)。預設設定也適用于 24 位圖元監視器。