文章 ID: 000081108 內容類型: 疑難排解 最近查看日期: 2013 年 12 月 31 日

為什麼在使用 Arria V 10GBaseR PHY 軟 PCS 時,會發現計時違規?

環境

  • Intel® Quartus® II 訂閱版
  • 時脈
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Quartus® II 軟體版本 13.0 中出現問題,您可以在使用 Arria® V 裝置 10GBaseR PHY 時,在軟 PCS 邏輯中看到設定或保持計時違規。這是由於 PMA 頻率促銷活動為 Global Clock Network 推出頻率偏斜。

    解決方法

    若要修正違規的時間,您可以在設計中新增下列 QSF 作業。

    • set_instance_assignment───GLOBAL_SIGNAL「PERIPHERY CLOCK」──*altera_xcvr_10gbaser*av_rx_pma|clkdivrx
    • set_instance_assignment─altera_xcvr_10gbaser─GLOBAL_SIGNAL──av_tx_pma|clkdivtx

    這個問題將在未來的 Quartus II 軟體版本中解決。

    相關產品

    本文章適用於 2 產品

    Arria® V FPGA 與 SoC FPGA
    Arria® V GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。